Po dlhej medzere po vydaní PCI Express 3.0 v roku 2010 skupina PCI Special Interest Group (PCI-SIG) pripravila plán na urýchlenie vývoja a vydania následných štandardov PCIe. V nadväznosti na tento plán, koncom roka 2017 skupina vydala PCIe 4.0, ktorý zdvojnásobil šírku pásma PCIe 3.0. Teraz menej ako dva roky po PCIe 4.0 - a prvý hardvér pre tento štandard práve pristáva - skupina je opäť s vydaním špecifikácie PCIe 5.0, ktorá opäť zdvojnásobuje šírku pásma dostupnú prostredníctvom linky PCI Express.
Štandard PCIe 5.0, ktorý je postavený na vrchole štandardu PCIe 4.0, predstavuje relatívne jednoduché rozšírenie o 4,0. Najnovšia norma opäť zdvojnásobuje prenosovú rýchlosť, ktorá teraz dosahuje 32 GigaTransfers / second. Čo z praktických dôvodov znamená, že PCIe sloty môžu teraz dosiahnuť kdekoľvek medzi ~ 4 GB / s pre x1 slot až do ~ 64 GB / s pre x16 slot. Pre porovnanie je 4 GB / s taká veľká šírka pásma ako slot PCIe 1.0 x16, takže za posledných desať rokov a pol sa počet pruhov potrebných na dodanie tohto druhu šírky pásma znížil na 1/16 pôvodného množstva.
Najrýchlejší štandard pre PCI-SIG cestovnú mapu, zatiaľ čo vyššie prenosové rýchlosti PCIe 5.0 umožnia dodávateľom prebudovať budúce návrhy medzi celkovou šírkou pásma a jednoduchosťou tým, že pracujú s menej jazdnými pruhmi. High-bandwidth aplikácie budú samozrejme ísť na všetko, čo môžu získať s plným x16 odkazom, zatiaľ čo pomalší hardvér ako 40GigE a SSDs môže byť implementovaný s použitím menej jazdných pruhov. Fyzická vrstva PCIe 5.0 bude tiež základným kameňom ďalších prepojení v budúcnosti; Spoločnosť Intel oznámila, že ich nadchádzajúce prepojené prepojovacie rozhranie Compute eXpress Link (CXL) bude vybudované na vrchole PCIe 5.0.
Veľkou otázkou je, samozrejme, keď môžeme očakávať, že sa PCIe 5.0 začne objavovať vo výrobkoch. Ďalšia zložitosť vyššej rýchlosti signalizácie PCIe 5.0, a to aj s dlhotrvajúcim vývojovým obdobím PCIe 4.0, teraz vidíme, že sa v serverových produktoch objavuje až 4,0 zariadenia. zatiaľ zatiaľ čo prvý spotrebný výstroj technicky nezačal expedovať. Dokonca ani s rýchlym časom obratu na vývoji PCIe 5.0 neočakávam, že uvidíme 5.0 až do roku 2021 najskôr - a možno neskôr ako v závislosti od toho, čo táto zložitosť znamená pre náklady na hardvér.
Výročná konferencia developerov PCI-SIG sa konala v priebehu niekoľkých týždňov, 18. júna, kedy by sme mali získať lepší prehľad o tom, kedy členovia SIG očakávajú, že dokončia vývoj a začnú dodávať svoje prvé produkty PCIe 5.0.
PCI Express Bandwidth (Full Duplex) |
|||||||
Slot Width | PCIe 1.0 (2003) |
PCIe 2.0 (2007) |
PCIe 3.0 (2010) |
PCIe 4.0 (2017) |
PCIe 5.0 (2019) |
||
x1 | 0.25GB/sec | 0.5GB/sec | ~1GB/sec | ~2GB/sec | ~4GB/sec | ||
x2 | 0.5GB/sec | 1GB/sec | ~2GB/sec | ~4GB/sec | ~8GB/sec | ||
x4 | 1GB/sec | 2GB/sec | ~4GB/sec | ~8GB/sec | ~16GB/sec | ||
x8 | 2GB/sec | 4GB/sec | ~8GB/sec | ~16GB/sec | ~32GB/sec | ||
x16 | 4GB/sec | 8GB/sec | ~16GB/sec | ~32GB/sec | ~64GB/sec |
Zdroj: PCI-SIG